三極管的開關(guān)速度與加速電容分析
發(fā)布時(shí)間:2019-08-06 責(zé)任編輯:lina
【導(dǎo)讀】晶體管的開關(guān)速度即由其開關(guān)時(shí)間來表征,開關(guān)時(shí)間越短,開關(guān)速度就越快。BJT的開關(guān)過程包含有開啟和關(guān)斷兩個(gè)過程,相應(yīng)地就有開啟時(shí)間ton和關(guān)斷時(shí)間toff,晶體管的總開關(guān)時(shí)間就是ton與toff之和。
晶體管的開關(guān)速度即由其開關(guān)時(shí)間來表征,開關(guān)時(shí)間越短,開關(guān)速度就越快。BJT的開關(guān)過程包含有開啟和關(guān)斷兩個(gè)過程,相應(yīng)地就有開啟時(shí)間ton和關(guān)斷時(shí)間toff,晶體管的總開關(guān)時(shí)間就是ton與toff之和。
如何提高晶體管的開關(guān)速度?——可以從器件設(shè)計(jì)和使用技術(shù)兩個(gè)方面來加以考慮。
(1)晶體管的開關(guān)時(shí)間:
晶體管的開關(guān)波形如圖1所示。其中開啟過程又分為延遲和上升兩個(gè)過程,關(guān)斷過程又分為存儲(chǔ)和下降兩個(gè)過程,則晶體管總的開關(guān)時(shí)間共有4個(gè):延遲時(shí)間td,上升時(shí)間tr,存儲(chǔ)時(shí)間ts和下降時(shí)間tf;
ton=td+tr, toff=ts+tf
在不考慮晶體管的管殼電容、布線電容等所引起的附加電容的影響時(shí),晶體管的開關(guān)時(shí)間就主要決定于其本身的結(jié)構(gòu)、材料和使用條件。
① 延遲時(shí)間td :
延遲時(shí)間主要是對(duì)發(fā)射結(jié)和集電結(jié)勢(shì)壘電容充電的時(shí)間常數(shù)。因此,減短延遲時(shí)間的主要措施,從器件設(shè)計(jì)來說,有如:減小發(fā)射結(jié)和集電結(jié)的面積(以減小勢(shì)壘電容)和減小基極反向偏壓的大?。ㄒ允沟冒l(fā)射結(jié)能夠盡快能進(jìn)入正偏而開啟晶體管);而從晶體管使用來說,可以增大輸入基極電流脈沖的幅度,以加快對(duì)結(jié)電容的充電速度(但如果該基極電流太大,則將使晶體管在導(dǎo)通后的飽和深度增加,這反而又會(huì)增長(zhǎng)存儲(chǔ)時(shí)間,所以需要適當(dāng)選取)。
② 上升時(shí)間tr :
上升導(dǎo)通時(shí)間是基區(qū)少子電荷積累到一定程度、導(dǎo)致晶體管達(dá)到臨界飽和(即使集電結(jié)0偏)時(shí)所需要的時(shí)間。因此,減短上升時(shí)間的主要措施,從器件設(shè)計(jì)來說有如:增長(zhǎng)基區(qū)的少子壽命(以使少子積累加快),減小基區(qū)寬度和減小結(jié)面積(以減小臨界飽和時(shí)的基區(qū)少子電荷量),以及提高晶體管的特征頻率fT(以在基區(qū)盡快建立起一定的少子濃度梯度,使集電極電流達(dá)到飽和);而從晶體管使用來說,可以增大基極輸入電流脈沖的幅度,以加快向基區(qū)注入少子的速度(但基極電流也不能過大,否則將使存儲(chǔ)時(shí)間延長(zhǎng))。
③ 存儲(chǔ)時(shí)間ts :
存儲(chǔ)時(shí)間就是晶體管從過飽和狀態(tài)(集電結(jié)正偏的狀態(tài))退出到臨界飽和狀態(tài)(集電結(jié)0偏的狀態(tài))所需要的時(shí)間,也就是基區(qū)和集電區(qū)中的過量存儲(chǔ)電荷消失的時(shí)間;。而這些過量少子存儲(chǔ)電荷的消失主要是依靠復(fù)合作用來完成,所以從器件設(shè)計(jì)來說,減短存儲(chǔ)時(shí)間的主要措施有如:在集電區(qū)摻Au等來減短集電區(qū)的少子壽命(以減少集電區(qū)的過量存儲(chǔ)電荷和加速過量存儲(chǔ)電荷的消失;但是基區(qū)少子壽命不能減得太短,否則會(huì)影響到電流放大系數(shù)),盡可能減小外延層厚度(以減少集電區(qū)的過量存儲(chǔ)電荷)。而從晶體管使用來說,減短存儲(chǔ)時(shí)間的主要措施有如:基極輸入電流脈沖的幅度不要過大(以避免晶體管飽和太深,使得過量存儲(chǔ)電荷減少),增大基極抽取電流(以加快過量存儲(chǔ)電荷的消失速度)。
④ 下降時(shí)間tf :
下降時(shí)間的過程與上升時(shí)間的過程恰巧相反,即是讓臨界飽和時(shí)基區(qū)中的存儲(chǔ)電荷逐漸消失的一種過程。因此,為了減短下降時(shí)間,就應(yīng)該減少存儲(chǔ)電荷(減小結(jié)面積、減小基區(qū)寬度)和加大基極抽取電流。
總之,為了減短晶體管的開關(guān)時(shí)間、提高開關(guān)速度,除了在器件設(shè)計(jì)上加以考慮之外,在晶體管使用上也可以作如下的考慮:a)增大基極驅(qū)動(dòng)電流,可以減短延遲時(shí)間和上升時(shí)間,但使存儲(chǔ)時(shí)間有所增加;b)增大基極抽取電流,可以減短存儲(chǔ)時(shí)間和下降時(shí)間。
(2)晶體管的增速電容器:
在BJT采用電壓驅(qū)動(dòng)時(shí),雖然減小基極外接電阻和增大基極反向電壓,可以增大抽取電流,這對(duì)于縮短存儲(chǔ)時(shí)間和下降時(shí)間都有一定的好處。但是,若基極外接電阻太小,則會(huì)增大輸入電流脈沖的幅度,將使器件的飽和程度加深而反而導(dǎo)致存儲(chǔ)時(shí)間延長(zhǎng);若基極反向電壓太大,又會(huì)使發(fā)射結(jié)反偏嚴(yán)重而增加延遲時(shí)間,所以需要全面地進(jìn)行折中考慮。可以想見,為了通過增大基極驅(qū)動(dòng)電流來減短延遲時(shí)間和上升時(shí)間的同時(shí)、又不要增長(zhǎng)存儲(chǔ)時(shí)間和產(chǎn)生其它的副作用,理想的基極輸入電流波形應(yīng)該是如圖2所示階梯波的形式,這樣的階梯波輸入即可克服上述矛盾,能夠達(dá)到提高開關(guān)速度的目的。
實(shí)際上,為了實(shí)現(xiàn)理想的基極電流波形,可以方便地采用如圖3所示的基極輸入回路(微分電路),圖中與基極電阻RB并聯(lián)的CB就稱為增速電容器。在基極輸入回路中增加一個(gè)增速電容器之后,雖然輸入的電流波形仍然是方波,但是通過增速電容器的作用之后,所得到的實(shí)際基極輸入電流波形就變得很接近于理想的基極電流波形了,于是就可以減短開關(guān)時(shí)間、提高開關(guān)速度。
特別推薦
- 授權(quán)代理商貿(mào)澤電子供應(yīng)Same Sky多樣化電子元器件
- 使用合適的窗口電壓監(jiān)控器優(yōu)化系統(tǒng)設(shè)計(jì)
- ADI電機(jī)運(yùn)動(dòng)控制解決方案 驅(qū)動(dòng)智能運(yùn)動(dòng)新時(shí)代
- 倍福推出采用 TwinSAFE SC 技術(shù)的 EtherCAT 端子模塊 EL3453-0090
- TDK推出新的X系列環(huán)保型SMD壓敏電阻
- Vishay 推出新款采用0102、0204和 0207封裝的精密薄膜MELF電阻
- Microchip推出新款交鑰匙電容式觸摸控制器產(chǎn)品 MTCH2120
技術(shù)文章更多>>
- 意法半導(dǎo)體推出首款超低功耗生物傳感器,成為眾多新型應(yīng)用的核心所在
- 是否存在有關(guān) PCB 走線電感的經(jīng)驗(yàn)法則?
- 智能電池傳感器的兩大關(guān)鍵部件: 車規(guī)級(jí)分流器以及匹配的評(píng)估板
- Quobly與意法半導(dǎo)體攜手, 加快量子處理器制造進(jìn)程,實(shí)現(xiàn)大型量子計(jì)算解決方案
- DigiKey和MediaTek強(qiáng)強(qiáng)聯(lián)合,開啟物聯(lián)網(wǎng)邊緣AI和連接功能新篇章
技術(shù)白皮書下載更多>>
- 車規(guī)與基于V2X的車輛協(xié)同主動(dòng)避撞技術(shù)展望
- 數(shù)字隔離助力新能源汽車安全隔離的新挑戰(zhàn)
- 汽車模塊拋負(fù)載的解決方案
- 車用連接器的安全創(chuàng)新應(yīng)用
- Melexis Actuators Business Unit
- Position / Current Sensors - Triaxis Hall
熱門搜索
單向可控硅
刀開關(guān)
等離子顯示屏
低頻電感
低通濾波器
低音炮電路
滌綸電容
點(diǎn)膠設(shè)備
電池
電池管理系統(tǒng)
電磁蜂鳴器
電磁兼容
電磁爐危害
電動(dòng)車
電動(dòng)工具
電動(dòng)汽車
電感
電工電路
電機(jī)控制
電解電容
電纜連接器
電力電子
電力繼電器
電力線通信
電流保險(xiǎn)絲
電流表
電流傳感器
電流互感器
電路保護(hù)
電路圖