你的位置:首頁 > 測試測量 > 正文

經(jīng)驗分享:PCB繪圖技巧及常見錯誤

發(fā)布時間:2013-10-25 責(zé)任編輯:eliane

【導(dǎo)讀】很多電子開發(fā)者在繪制PCB的時候經(jīng)常會碰到一些大大小小的問題,不知道該如何下手?下面給大家簡單的介紹一下PCB繪圖時常見的一些錯誤及繪圖技巧,希望能幫助大家更好地掌握PCB繪圖。

經(jīng)驗分享:PCB繪圖技巧及常見錯誤
PCB繪圖時,使用ERC出現(xiàn)“MultipleNetIdentifiers”錯誤提示:

解決辦法:可能是由于不同的網(wǎng)絡(luò)標(biāo)號連在了一起,或同一根連線上給了不同的網(wǎng)絡(luò)標(biāo)號。

如果為單張原理圖,在圖上查找?guī)в绣e誤標(biāo)號的位置即可;為多張原理圖時,要查找所有圖;尤其是多層原理圖時,很有可能錯誤是在子圖中。

1.原理圖常見錯誤:

(1)ERC報告管腳沒有接入信號。

a.創(chuàng)建封裝時給管腳定義了I/O屬性。譬如,把輸入端口和輸出端口連在一起就會報錯。其實,若不用protel做電路仿真,就無需對管腳的I/O屬性進行定義。
b.建元件或放置元件時修改了不一致的grid屬性,管腳與線沒有連上。
c.建元件時pin方向反向,必須非pinname端連線。

(2)ERC報告重復(fù)的網(wǎng)絡(luò)標(biāo)號(Error:MultipleNetIdentifiers)。

可能是由于不同的網(wǎng)絡(luò)標(biāo)號連在了一起,或同一根連線上給了不同的網(wǎng)絡(luò)標(biāo)號。需要注意的是,PROTEL指出的錯誤處不一定是真正的錯誤處,也可能錯在其他的原理圖上(若是層次電路圖時)

(3)元件跑到圖紙界外:沒有在元件庫圖表紙中心創(chuàng)建元件。

(4)創(chuàng)建的工程文件網(wǎng)絡(luò)表只能部分調(diào)入pcb:生成netlist時沒有選擇為global。

(5)當(dāng)使用自己創(chuàng)建的多部分組成的元件時,千萬不要使用annotate。

2.PCB中常見錯誤:

(1)網(wǎng)絡(luò)載入時報告NODE或FootPrint沒有找到。

解決辦法:
a.在裝載網(wǎng)絡(luò)表時,事先沒有加載對應(yīng)的PCB封裝庫。
b.原理圖中的元件使用了pcb庫中沒有的封裝。
c.原理圖中的元件使用了pcb庫中名稱不一致的封裝。
d.原理圖中的元件使用了pcb庫中pinnumber不一致的封裝。如三極管:sch中pinnumber為e,b,c,而pcb中為1,2,3;二極管:sch中pinnumber為a,k,而pcb中為1,2,改成一致就可以了。

(2)在PCB中導(dǎo)入元器件后,發(fā)現(xiàn)個別器件不在顯示屏范圍內(nèi),即時縮小圖紙顯示比例,也看不到,這往往是因為在創(chuàng)建PCB元器件封裝時沒有設(shè)定參考點所致,一般地,“setreffrence”到“pin1”即可。

3.復(fù)制局部ProtelSch原理圖,想把它貼到Word里方法如下(針對protel99,proteldxp應(yīng)可以類比,未試過):

解決辦法:tools-preferences-graphicalediting:addtemplatetoclipboard的選項,去掉它就可以了。

4.關(guān)于走線寬度

系統(tǒng)默認(rèn)走線為10mil,一般可以設(shè)到8mil,再細的話(如低于6mil),一般性的小電路板廠家就不能制造了,找大廠做成本就高,具體情況具體衡量。注:100mil(英制)=2.54mm(公制)

相關(guān)閱讀:
降低PCB互連設(shè)計RF效應(yīng)小技巧
http://anotherwordforlearning.com/connect-art/80021104
PCB RF設(shè)計新方法:與數(shù)模電路的混合設(shè)計
http://anotherwordforlearning.com/rf-art/80021107
PCB布局的關(guān)鍵!教你一次搞定PCB布局
http://anotherwordforlearning.com/cp-art/80021645
特別推薦
技術(shù)文章更多>>
技術(shù)白皮書下載更多>>
熱門搜索
?

關(guān)閉

?

關(guān)閉