PCA9605是一種單片CMOS集成電路,可在包括I2C總線的應(yīng)用中實現(xiàn)總線緩沖功能。該緩沖器可以通過緩沖驅(qū)動SCL和SDA線來擴(kuò)展總線負(fù)載,緩沖器兩側(cè)可達(dá)到最大允許的總線電容。在其最基本的實現(xiàn)中,該緩沖器允許擴(kuò)展數(shù)量的從器件連接到一個主器件。在本例設(shè)計中,主器件是PIC的微控制器,從器件是兩個數(shù)據(jù)轉(zhuǎn)換器,其中一個是模數(shù)轉(zhuǎn)換器,另一個是數(shù)模轉(zhuǎn)換器。PCA9605的方向引腳(DIR)固定接地,因為時鐘由主器件提供(單向時鐘模式)。圖1給出了總的原理圖。
U2 ADC捕獲來自信號發(fā)生器的模擬信號并轉(zhuǎn)換成數(shù)字信號,然后發(fā)送給緩沖器U3,由U3驅(qū)動后上電纜傳輸,并經(jīng)U4中繼后繼續(xù)傳輸。SDA數(shù)據(jù)線需要雙向驅(qū)動,從U3到U4以及U4到U3。最終由U5 ADC產(chǎn)生數(shù)字化后的信號。如果需要經(jīng)過更長距離的電纜傳輸,可以在電路中間插入另一個緩沖器進(jìn)行擴(kuò)展。這種方法可以覆蓋長達(dá)數(shù)百米的有線傳輸距離。
圖2顯示了通過電纜總線以125kHz速率傳輸DAC地址(0xC0)。通道1連接的是總線側(cè)SDA線(U4的引腳6),該信號通過緩沖器驅(qū)動后可消除毛刺和來自時鐘線的容性干擾以及由于使用上拉電阻的開路集成極和走線電容引起的RC效應(yīng)。通道2顯示的是經(jīng)過緩沖器驅(qū)動后的SDA數(shù)據(jù)信號(U4的引腳7),通道4(U4的引腳2)是經(jīng)過驅(qū)動后的時鐘SCL。電纜上的時鐘信號(U4的引腳3)示于通道3,通道4是經(jīng)過緩沖器驅(qū)動后的信號(U4的引腳2)。
如果系統(tǒng)測試時給ADC U2發(fā)送一個電壓幅度為滿輸入刻度的單極性模擬信號,在DAC U5的輸出負(fù)載上就可以得到圖3所示的波形。本設(shè)計充分利用了ADC和DAC電路的特性,允許它們處理軌到軌信號。這種低頻信號可以通過在DAC輸出端增加一個低通濾波器加以改進(jìn),因為低通濾波器可以降低采樣和重構(gòu)噪聲。