如何優(yōu)化嵌入式電機(jī)控制系統(tǒng)的功率耗散和溫度耗散?
發(fā)布時(shí)間:2021-08-22 責(zé)任編輯:lina
【導(dǎo)讀】本文以基于TDK電機(jī)控制IC HVC 4223F的步進(jìn)電機(jī)執(zhí)行器為例,概述了硬件和軟件環(huán)境中用于降低功率耗散和改善IC熱耗散的措施,并通過各種測(cè)試系列和設(shè)置審查措施的有效性。
本文以基于TDK電機(jī)控制IC HVC 4223F的步進(jìn)電機(jī)執(zhí)行器為例,概述了硬件和軟件環(huán)境中用于降低功率耗散和改善IC熱耗散的措施,并通過各種測(cè)試系列和設(shè)置審查措施的有效性。
功率耗散和溫度耗散是嵌入式電機(jī)控制應(yīng)用中一直存在的挑戰(zhàn)。汽車執(zhí)行器的增長(zhǎng)以及對(duì)減少二氧化碳排放和重量的追求,推動(dòng)著該領(lǐng)域的集成度和性能密度不斷提高。降低功率耗散和提高散熱的目標(biāo)必須通過結(jié)合眾多適當(dāng)?shù)拇胧﹣韺?shí)現(xiàn)。
在下文中,以基于TDK的高度集成的電機(jī)控制IC HVC 4223F的步進(jìn)電機(jī)執(zhí)行器為例,概述了硬件和軟件環(huán)境中用于降低功率耗散和改善IC熱耗散的措施,并通過各種測(cè)試系列和設(shè)置審查措施的有效性。
示例:步進(jìn)電機(jī)執(zhí)行器
以基于HVC 4xyzF SDB-I v4.1電路板的步進(jìn)電機(jī)執(zhí)行器為例進(jìn)行檢驗(yàn)。所使用的電路板是緊湊的評(píng)估電路板,其結(jié)構(gòu)和尺寸與現(xiàn)實(shí)生活中的應(yīng)用十分接近。所采用的HVC 4223F微控制器是高度集成的電機(jī)控制IC,作為單芯片解決方案適用于兩相雙極步進(jìn)電機(jī)、上至三相的無刷直流電機(jī) (BLDC) 和有刷式電機(jī) (BDC)。電機(jī)控制器中集成了所有必要的功能,例如電壓調(diào)節(jié)器、振蕩器、監(jiān)視器、閃存驅(qū)動(dòng)器、EEPROM存儲(chǔ)器、ADC、相電流控制和電機(jī)驅(qū)動(dòng)器。這使得只有一個(gè)IC的緊湊和智能執(zhí)行器設(shè)計(jì)成為可能,參見 REF _Ref30780585 h * MERGEFORMAT VALUE 圖 1 。
圖1 : 步進(jìn)電機(jī)執(zhí)行器框圖
運(yùn)行執(zhí)行器的要求:
環(huán)境溫度–40°C≤ TA ≤ 85°C
工作電壓 8V ≤ VBAT ≤ 16V
相電流 IPhase_rms = 250mA
熱預(yù)算
可能的最高環(huán)境溫度(TA)是根據(jù)IC的預(yù)期功率耗散(PV_IC)、IC勢(shì)壘層和環(huán)境之間的熱阻(RthJA)以及允許的最大芯片勢(shì)壘層溫度(TJ)計(jì)算得出的。此處應(yīng)最先考慮電路板上IC的環(huán)境,即不存在外殼。最壞的情況下所應(yīng)用的最大值:
IC中轉(zhuǎn)換的總功率耗散由電機(jī)驅(qū)動(dòng)器(PMotorDriver)的功率耗散以及IC的CPU和外圍模塊 (PDDP)的功率耗散組成。
電機(jī)驅(qū)動(dòng)器損耗由相電流(IPhase_rms)和集成半橋的輸出電阻計(jì)算得出。對(duì)于兩個(gè)電機(jī)相中的每一相,必須考慮高側(cè)(RDS(ON)hs)和低側(cè)晶體管(RDS(ON)ls)的電阻。數(shù)據(jù)顯示,在開關(guān)速度和三個(gè)PWM調(diào)制晶體管的標(biāo)準(zhǔn)設(shè)置,20 kHz PWM頻率之下的開關(guān)損耗增加13%。因此,開關(guān)損耗近似為Psw = 1/2 × U × I × (tr+tf) x fPWM。為了簡(jiǎn)化問題,不考慮空轉(zhuǎn)損耗。同時(shí)考慮到最壞情況下,電機(jī)連續(xù)運(yùn)行,即有效相電流連續(xù)流動(dòng)。電機(jī)驅(qū)動(dòng)器損耗由此計(jì)算如下:
CPU和外設(shè)的損耗由IC的電流消耗(IDDP)和給定的工作電壓(VBAT)決定。為了簡(jiǎn)化,可能存在的任何極性保護(hù)下的電壓降都被忽略,這代表了額外的安全裕度。
基于以下數(shù)據(jù)表參數(shù),可計(jì)算功率耗散:
TJ max. = 150°C (最高勢(shì)壘層溫度)
IDDP max. = 35mA (無電機(jī)驅(qū)動(dòng)器的最大電流消耗)
RDS(ON)hs max.= 2.8? (電機(jī)驅(qū)動(dòng)器高側(cè)的最大導(dǎo)通電阻)
RDS(ON)hs max.= 2.8? (電機(jī)驅(qū)動(dòng)器低側(cè)的最大導(dǎo)通電阻)
熱模型
執(zhí)行器的簡(jiǎn)化熱模型如圖2所示。這僅限于主要熱阻,足以考慮穩(wěn)態(tài)情況。
圖2 : 簡(jiǎn)化的熱模型
起始點(diǎn)是類似于HVC 4xyzF SDB-I v4.1的電路板,具有以下規(guī)格:
基材:FR4
厚度:1.6 mm
直徑:40 mm
層數(shù):兩個(gè)信號(hào)層
銅層:35 µm
熱通孔陣列:3 x 3
裸露焊盤(ePad)下方背面的銅表面:約0.75 cm²
此電路板最大 RthJA max約為32 K/W。因此,可能的電路板最大環(huán)境溫度會(huì)導(dǎo)致:
通常,外殼內(nèi)的電路板和電機(jī)是緊密放置的。因此,為了計(jì)算外殼內(nèi)的溫度,還必須考慮電機(jī)的功率耗散。以熱阻為11 K/W的塑料外殼為例。為簡(jiǎn)單起見,電機(jī)損耗(PMotor)僅通過銅損來描述(銅損占電機(jī)耗散的大部分)。此處,假設(shè)電機(jī)相位的歐姆電阻為RPhase = 12?。此時(shí)功率耗散為PMotor = 2 x IPhase_rms² × RPhase = 1.5。此時(shí)外殼中的總功率耗散(Ptot):
因此,執(zhí)行器外殼上的溫度梯度確定為:
如果將此溫度梯度添加到所要求的執(zhí)行器最高環(huán)境溫度(85°C),則結(jié)果是內(nèi)部外殼溫度為116.4°C。
先前計(jì)算出的電路板最高環(huán)境溫度(107.4°C)(不含電機(jī)和外殼)與現(xiàn)已確定的外殼內(nèi)部溫度(116.4°C)之間存在9K的差距。必須采取適當(dāng)措施來彌補(bǔ)差距。
按需運(yùn)行
減少功率耗散的最好方法是杜絕其發(fā)生。按這種方法,所使用的外圍模塊應(yīng)該只在真正需要時(shí)才處于激活狀態(tài)。
識(shí)別消耗者
目前,HVC 4223F中最大的消耗者是(典型值):
ADC(模數(shù)轉(zhuǎn)換器) 8mA
BEMFC(BEMF-比較器) 1.3mA
EPWM(增強(qiáng)型脈寬調(diào)制) 1.1mA
電機(jī)運(yùn)行時(shí),無法禁用BEMFC和EPWM。通常還必須在駐留時(shí)間內(nèi)產(chǎn)生保持轉(zhuǎn)矩,因此電機(jī)始終處于運(yùn)行狀態(tài)。 相比之下,ADC不是永久需要的,而是僅在特定的定期時(shí)間需要。由于ADC也是最大的消耗者,因此基于需求的運(yùn)行可以顯著節(jié)能。
在步進(jìn)電機(jī)應(yīng)用中,ADC通常用于測(cè)量反電動(dòng)勢(shì),以識(shí)別過載和與之相關(guān)的步進(jìn)損耗。如果假設(shè)步進(jìn)速度為每秒1000步,則ADC必須每秒激活1000次。
由于Von 1µs 的轉(zhuǎn)換時(shí)間很短,即使每個(gè)事件使用8個(gè)連續(xù)轉(zhuǎn)換,也可以獲得0.02的脈沖控制因子Ton/Tperiod。由此,ADC的平均電流消耗為
因此模塊的電流消耗可降低7.84mA。功率耗散相應(yīng)降低7.84mA × 16V = 125.4mW。
降低CPU時(shí)鐘速度
通常,嵌入式執(zhí)行器中的軟件是由事件控制的,即動(dòng)作由中斷觸發(fā)。大部分時(shí)間CPU都參與后臺(tái)任務(wù)并等待新事件。事件可以是內(nèi)部事件(如定時(shí)器中斷)或外部事件(如過壓/欠壓中斷)。
按需調(diào)速
HVC 4223F可以動(dòng)態(tài)地更改CPU時(shí)鐘速度。對(duì)于非時(shí)間關(guān)鍵性的后臺(tái)任務(wù),可通過降低時(shí)鐘速度來減少電流消耗。一旦出現(xiàn)中斷,µC就可以獨(dú)立切換到最大時(shí)鐘速度,并且能夠以最大速度處理中斷服務(wù)程序。在中斷服務(wù)程序結(jié)束時(shí),軟件切換回較低的時(shí)鐘速度。
假如CPU在中斷服務(wù)例程上平均花費(fèi)的時(shí)間份額為40%,這意味著CPU有60%的時(shí)間可以以較慢的時(shí)鐘速度工作,從而降低電流消耗。一個(gè)很好的折衷方案是為后臺(tái)任務(wù)選擇5MHz的CPU時(shí)鐘速度。速度為最大時(shí)鐘速度的四分之一時(shí),可節(jié)省38%的電流,請(qǐng)參見 REF _Ref30777124 h * MERGEFORMAT VALUE 圖 3 。因此,總電流消耗(不含電機(jī)驅(qū)動(dòng)器)降低了60% × 38% = 13.68%。
圖 3 :HVC 4223F的電流消耗,標(biāo)準(zhǔn)化為20 MHz。
HVC 4223F的典型電流消耗(所有外設(shè)模塊關(guān)閉且fSYS = fCPU = 20 MHz)約為15mA。如此可節(jié)省15 mA × 13.68% = 2.052 mA。 功率耗散相應(yīng)降低2.052mA × 16V = 32.83 mW?
減少開關(guān)損耗
電機(jī)驅(qū)動(dòng)器中的開關(guān)損耗主要由電壓、電流和開關(guān)時(shí)間引起。電壓和電流均由外部需求決定,因而只能改變開關(guān)時(shí)間。HVC 4223F可分三個(gè)階段設(shè)置開關(guān)速度。最高設(shè)置與標(biāo)準(zhǔn)設(shè)置相比,切換時(shí)間可減少一半以上。特別情況下必須檢查對(duì)電磁兼容性的影響。
假設(shè)電機(jī)驅(qū)動(dòng)器中開關(guān)損耗占比從13%減少到5%。后續(xù)結(jié)果為:
功率耗散相應(yīng)降低58 mW。
優(yōu)化電路板
帶裸露焊盤的QFN外殼結(jié)構(gòu)(見 REF _Ref31728978 h * MERGEFORMAT VALUE 圖 4 )的散熱主要發(fā)生在垂直方向。因此,將芯片下方的熱量通過電路板傳導(dǎo)到背面是絕對(duì)必要的。背面盡可能大的銅表面用于水平分布和散熱。
熱通孔
理想情況下,使用盡可能多的通孔(層間連接),讓熱量更快地通過導(dǎo)熱性差的板材料(例如,F(xiàn)R4 0.3W/m*K與銅380W/m*K相比)傳輸?shù)奖趁妗R环N具有成本效益的選擇是簡(jiǎn)單的層間連接,但是在0.2毫米到0.3毫米的小直徑的情況下,仍有焊料流出的風(fēng)險(xiǎn)。為避免焊料流出,建議使用樹脂填充通孔并覆銅。這是BGA封裝中使用的焊盤中通孔的最新技術(shù)。
圖 4:帶裸露焊盤(ePad)的QFN40外殼。
圖 5:2×2通孔的標(biāo)準(zhǔn)化Rth。
合適的通孔數(shù)量為4×4或5×5。任何進(jìn)一步的增加只會(huì)導(dǎo)致熱阻的小幅降低,參見圖 5。
在符合機(jī)械穩(wěn)定性要求的前提下,可進(jìn)一步減小電路板的厚度。垂直方向的熱阻與電路板厚度成正比。
銅表面
也可以通過最大化連接到裸露焊盤的接地平面來改善散熱。通過布局優(yōu)化,約0.75cm²的初始銅表面可倍增至約1.5cm²。熱阻降低了2K/W。
與上述雙層電路板達(dá)到32K/W的熱阻相比,通過將銅表面背面倍增至1.5cm²并修改熱通孔為3×3到5×5陣列,可獲得26K/W的熱阻RthJA。
如果成本不是首要考慮因素,可通過將裸露焊盤連接到額外的內(nèi)層接地層,熱阻可顯著降低到20K/W以下。 將外層的銅層加倍至70µm則成本較低,但效果較差。最終,該電路板上可以實(shí)現(xiàn)1到2 K/W的降低。應(yīng)在早期階段考慮此選項(xiàng)。與額外的接地層相比,較厚的銅層也會(huì)影響信號(hào)層的布局。最終,最小的電路板走線寬度和距離增加一倍。
結(jié)果
通過優(yōu)化軟件,IC的功率耗散可降低216.2mW。電路板上的優(yōu)化措施可將熱阻(RthJA)降低6K/W。允許的電路板最高環(huán)境溫度的新計(jì)算結(jié)果為:
通過簡(jiǎn)單且具有成本效益的措施,與初始的電路板最高環(huán)境溫度106.7°C相比,可實(shí)現(xiàn)13.7K的改進(jìn)。
外殼溫度梯度的功率耗散降低,新計(jì)算結(jié)果為:
與初始溫度梯度31.38K相比,相應(yīng)降低了2.38K。加上所要求的執(zhí)行器最高環(huán)境溫度(85°C),現(xiàn)在內(nèi)部外殼溫度為114°C。
總共可以實(shí)現(xiàn)16.08K的降低。9K差距已彌補(bǔ),示例中計(jì)算的HVC 4223F的最高環(huán)境溫度(TA max.)現(xiàn)在可以保持為約6.4K。
結(jié)論
TDK的嵌入式電機(jī)控制器HVC 4223F易于使用且可智能地降低功率耗散。通過對(duì)軟件和電路板進(jìn)行經(jīng)濟(jì)有效的改進(jìn),可以顯著改善應(yīng)用的熱預(yù)算。
通過增加層數(shù)、銅層的厚度以及減少電路板本身的厚度,可以對(duì)電路板進(jìn)行額外的改進(jìn)。對(duì)于溫度要求較高的應(yīng)用,可以考慮采用鋁芯電路板以及通過金屬外殼散熱。
具有高內(nèi)存需求的應(yīng)用也可以借助于引腳和軟件兼容的衍生HVC 4420F。除了RAM和Flash雙倍存儲(chǔ)容量外,該IC還提供了內(nèi)存保護(hù)單元(MPU),為實(shí)時(shí)操作系統(tǒng)的使用做出了讓步。
此外,針對(duì)高溫應(yīng)用優(yōu)化的HVC 4223F版本未來將在最大勢(shì)壘層溫度和功率耗散降低方面具有更多優(yōu)勢(shì)。
(來源:TDK,作者:Hans Spirk,TDK-Micronas部門的應(yīng)用工程師。)
免責(zé)聲明:本文為轉(zhuǎn)載文章,轉(zhuǎn)載此文目的在于傳遞更多信息,版權(quán)歸原作者所有。本文所用視頻、圖片、文字如涉及作品版權(quán)問題,請(qǐng)電話或者郵箱聯(lián)系小編進(jìn)行侵刪。
特別推薦
- AMTS 2025展位預(yù)訂正式開啟——體驗(yàn)科技驅(qū)動(dòng)的未來汽車世界,共迎AMTS 20周年!
- 貿(mào)澤電子攜手安森美和Würth Elektronik推出新一代太陽(yáng)能和儲(chǔ)能解決方案
- 功率器件熱設(shè)計(jì)基礎(chǔ)(六)——瞬態(tài)熱測(cè)量
- 貿(mào)澤開售Nordic Semiconductor nRF9151-DK開發(fā)套件
- TDK推出用于可穿戴設(shè)備的薄膜功率電感器
- 日清紡微電子GNSS兩款新的射頻低噪聲放大器 (LNA) 進(jìn)入量產(chǎn)
- 中微半導(dǎo)推出高性價(jià)比觸控 MCU-CMS79FT72xB系列
技術(shù)文章更多>>
- 意法半導(dǎo)體推出首款超低功耗生物傳感器,成為眾多新型應(yīng)用的核心所在
- 是否存在有關(guān) PCB 走線電感的經(jīng)驗(yàn)法則?
- 智能電池傳感器的兩大關(guān)鍵部件: 車規(guī)級(jí)分流器以及匹配的評(píng)估板
- 功率器件熱設(shè)計(jì)基礎(chǔ)(八)——利用瞬態(tài)熱阻計(jì)算二極管浪涌電流
- AHTE 2025展位預(yù)訂正式開啟——促進(jìn)新技術(shù)新理念應(yīng)用,共探多行業(yè)柔性解決方案
技術(shù)白皮書下載更多>>
- 車規(guī)與基于V2X的車輛協(xié)同主動(dòng)避撞技術(shù)展望
- 數(shù)字隔離助力新能源汽車安全隔離的新挑戰(zhàn)
- 汽車模塊拋負(fù)載的解決方案
- 車用連接器的安全創(chuàng)新應(yīng)用
- Melexis Actuators Business Unit
- Position / Current Sensors - Triaxis Hall
熱門搜索
生產(chǎn)測(cè)試
聲表諧振器
聲傳感器
濕度傳感器
石英機(jī)械表
石英石危害
時(shí)間繼電器
時(shí)鐘IC
世強(qiáng)電訊
示波器
視頻IC
視頻監(jiān)控
收發(fā)器
手機(jī)開發(fā)
受話器
數(shù)字家庭
數(shù)字家庭
數(shù)字鎖相環(huán)
雙向可控硅
水泥電阻
絲印設(shè)備
伺服電機(jī)
速度傳感器
鎖相環(huán)
胎壓監(jiān)測(cè)
太陽(yáng)能
太陽(yáng)能電池
泰科源
鉭電容
碳膜電位器