什么是JESD204標(biāo)準(zhǔn),為什么我們要重視它?
發(fā)布時(shí)間:2020-12-03 來源:ADI 責(zé)任編輯:wenwei
【導(dǎo)讀】一種新的轉(zhuǎn)換器接口的使用率正在穩(wěn)步上升,并且有望成為未來轉(zhuǎn)換器的協(xié)議標(biāo)準(zhǔn)。這種新接口JESD204誕生于幾年前,其作為轉(zhuǎn)換器接口經(jīng)過幾次版本更新后越來越受矚目,效率也更高。
隨著轉(zhuǎn)換器分辨率和速度的提高,對(duì)于效率更高的接口的需求也隨之增長(zhǎng)。JESD204接口可提供這種高效率,較之其前代互補(bǔ)金屬氧化物半導(dǎo)體(CMOS)和低壓差分信號(hào)(LVDS)產(chǎn)品在速度、尺寸和成本方面更有優(yōu)勢(shì)。采用JESD204的設(shè)計(jì)擁有更快的接口帶來的好處,能與轉(zhuǎn)換器更快的采樣速率同步。此外,引腳數(shù)的減少導(dǎo)致封裝尺寸更小,走線布線數(shù)更少,從而極大地簡(jiǎn)化了電路板設(shè)計(jì),降低了整體系統(tǒng)成本。該標(biāo)準(zhǔn)可以方便地調(diào)整,從而滿足未來需求,這從它已經(jīng)歷的兩個(gè)版本的變化中即可看出。自從2006年發(fā)布以來,JESD204標(biāo)準(zhǔn)經(jīng)過兩次更新,目前版本為B。由于該標(biāo)準(zhǔn)已為更多的轉(zhuǎn)換器供應(yīng)商、用戶以及FPGA制造商所采納,它被細(xì)分并增加了新特性,提高了效率和實(shí)施的便利性。此標(biāo)準(zhǔn)既適用于模數(shù)轉(zhuǎn)換器(ADC)也適用于數(shù)模轉(zhuǎn)換器(DAC),初步打算作為FPGA的通用接口(也可能用于ASIC)。
JESD204——它是什么?
2006年4月,JESD204最初版本發(fā)布。該版本描述了轉(zhuǎn)換器和接收器(通常是FPGA或ASIC)之間數(shù)Gb的串行數(shù)據(jù)鏈路。在 JESD204的最初版本中,串行數(shù)據(jù)鏈路被定義為一個(gè)或多個(gè)轉(zhuǎn)換器和接收器之間的單串行通道。圖1給出了圖形說明。圖中的通道代表 M 轉(zhuǎn)換器和接收器之間的物理接口,該接口由采用電流模式邏輯(CML)驅(qū)動(dòng)器和接收器的差分對(duì)組成。所示鏈路是轉(zhuǎn)換器和接收器之間的串行數(shù)據(jù)鏈路。幀時(shí)鐘同時(shí)路由至轉(zhuǎn)換器和接收器,并為器件間的JESD204鏈路提供時(shí)鐘。
圖1. JESD204最初標(biāo)準(zhǔn)。
通道數(shù)據(jù)速率定義為312.5 Mbps與3.125 Gbps之間,源阻抗與負(fù)載阻抗定義為100 Ω ±20%。差分電平定義為標(biāo)稱800 mV峰峰 值、共模電平范圍從0.72 V至1.23 V。該鏈路利用8b/10b編碼,采用嵌入式時(shí)鐘,這樣便無需路由額外的時(shí)鐘線路,也無需考慮相關(guān)的高數(shù)據(jù)速率下傳輸?shù)臄?shù)據(jù)與額外的時(shí)鐘信號(hào)對(duì)齊的復(fù)雜性。當(dāng)JESD204標(biāo)準(zhǔn)開始越來越受歡迎時(shí),人們開始意識(shí)到該標(biāo)準(zhǔn)需要修訂以支持多個(gè)轉(zhuǎn)換器下的多路、對(duì)齊的串行通道,以滿足轉(zhuǎn)換器日益增長(zhǎng)的速度和分辨率。
這種認(rèn)識(shí)促成了JESD204第一個(gè)修訂版的發(fā)布,即JESD204A。此修訂版增加了支持多個(gè)轉(zhuǎn)換器下的多路對(duì)齊串行通道的能力。該版本所支持的通道數(shù)據(jù)速率依然為312.5 Mbps至3.125 Gbps,另外還保留了幀時(shí)鐘和電氣接口規(guī)范。增加了對(duì)多路對(duì)齊串行通道的支持,可讓高采樣速率和高分辨率的轉(zhuǎn)換器達(dá)到3.125 Gbps的最高支持?jǐn)?shù)據(jù)速率。圖2以圖形表示JESD204A版本中增加的功能,即支持多通道。
圖2. 第一版——JESD204A。
雖然最初的JESD204標(biāo)準(zhǔn)和修訂后的JESD204A標(biāo)準(zhǔn)在性能上都比老的接口標(biāo)準(zhǔn)要高,它們依然缺少一個(gè)關(guān)鍵因素。這一缺少的因素就是鏈路上串行數(shù)據(jù)的確定延遲。對(duì)于轉(zhuǎn)換器,當(dāng)接收到信號(hào)時(shí),若要正確重建模擬域采樣信號(hào),則關(guān)鍵是了解采樣信號(hào)和其數(shù)字表示之間的時(shí)序關(guān)系(雖然這種情況是針對(duì)ADC而言,但DAC的情況類似)。該時(shí)序關(guān)系受轉(zhuǎn)換器的延遲影響,對(duì)于ADC,它定義為輸入信號(hào)采樣邊沿的時(shí)刻直至轉(zhuǎn)換器輸出數(shù)字這段時(shí)間內(nèi)的時(shí)鐘周期數(shù)。類似地,對(duì)于DAC,延遲定義為數(shù)字信號(hào)輸入DAC的時(shí)刻直至模擬輸出開始轉(zhuǎn)變這段時(shí)間內(nèi)的 時(shí)鐘周期數(shù)。JESD204及JESD204A標(biāo)準(zhǔn)中沒有定義可確定性設(shè)置轉(zhuǎn)換器延遲和串行數(shù)字輸入/輸出的功能。另外,轉(zhuǎn)換器的速度和分辨率也不斷提升。這些因素導(dǎo)致了該標(biāo)準(zhǔn)的第二個(gè)版本——JESD204B。
2011年7月,第二版本標(biāo)準(zhǔn)發(fā)布,稱為JESD204B,即當(dāng)前版本。修訂后的標(biāo)準(zhǔn)中,其中一個(gè)重要方面就是加入了實(shí)現(xiàn)確定延遲的條款。此外,支持的數(shù)據(jù)速率也提升到12.5 Gbps,并劃分器件的不同速度等級(jí)。此修訂版標(biāo)準(zhǔn)使用器件時(shí)鐘作為主要時(shí)鐘源,而不是像之前版本那樣以幀時(shí)鐘作為主時(shí)鐘源。圖3表示JESD204B版本中的新增功能。
圖3. 第二個(gè)(當(dāng)前)修訂版——JESD204B。
在之前的JESD204標(biāo)準(zhǔn)的兩個(gè)版本中,沒有確保通過接口的確定延遲相關(guān)的條款。JESD204B修訂版糾正了這個(gè)問題。通過提供一種機(jī)制,確保兩個(gè)上電周期之間以及鏈路重新同步期間,延遲是可重現(xiàn)和確定性的。其工作機(jī)制之一是:在定義明確的時(shí)刻使用SYNC~輸入信號(hào),同時(shí)初始化所有通道中轉(zhuǎn)換器最初的通道對(duì)齊序列。另一種機(jī)制是使用SYSREF信號(hào)——一種JESD204B定義的新信號(hào)。SYSREF信號(hào)作為主時(shí)序參考,通過每個(gè)發(fā)射器和接收器的器件時(shí)鐘以及本地多幀時(shí)鐘對(duì)齊所有內(nèi)部分頻器。這有助于確保通過系統(tǒng)的確定延遲。JESD204B規(guī)范定義了三種器件子類:子類0——不支持確定性延遲;子類1——使用SYSREF的確定性延遲;子類2——使用SYNC~的確定性延遲。子類0可與JESD204A鏈路做簡(jiǎn)單對(duì)比。子類1最初針對(duì)工作在500MSPS或以上的轉(zhuǎn)換器,而子類2最初針對(duì)工作在500MSPS以下的轉(zhuǎn)換器。
除了確定延遲,JESD204B支持的通道數(shù)據(jù)速率上升到12.5 Gbps,并將器件劃分為三個(gè)不同的速度等級(jí):所有三個(gè)速度等級(jí)的源阻抗和負(fù)載阻抗相同,均定義為100 Ω ±20%。第一速度等級(jí)與JESD204和JESD204A標(biāo)準(zhǔn)定義的通道數(shù)據(jù)速率相同,即通道數(shù)據(jù)電氣接口最高為3.125 Gbps。JESD204B的第二速度等級(jí)定義了通道數(shù)據(jù)速率最高為6.375 Gbps的電氣接口。該速度等級(jí)將第一速度等級(jí)的最低差分電平從500 mV峰峰值降為400 mV峰峰值。JESD204B的第三速度等級(jí)定義了通道數(shù)據(jù)速率最高為12.5 Gbps 的電氣接口。該速度等級(jí)電氣接口要求的最低差分電平降低至360 mV峰峰值。隨著不同速度等級(jí)的通道數(shù)據(jù)速率的上升,通過降低所需驅(qū)動(dòng)器的壓擺率,使得所需最低差分電平也隨之降低,以便物理實(shí)施更為簡(jiǎn)便。
為提供更多的靈活性,JESD204B版本采用器件時(shí)鐘而非幀時(shí)鐘。在之前的JESD204和JESD204A版本中,幀時(shí)鐘是JESD204系統(tǒng)的絕對(duì)時(shí)間參照。幀時(shí)鐘和轉(zhuǎn)換器采樣時(shí)鐘通常是相同的。這樣就沒有足夠的靈活性,而且要將此同樣的信號(hào)路由給多個(gè)器件,并考慮不同路由路徑之間的偏斜時(shí),就會(huì)無謂增加系統(tǒng)設(shè)計(jì)的復(fù)雜性。JESD204B中,采用器件時(shí)鐘作為JESD204系統(tǒng)每個(gè)元件的時(shí)間參照。每個(gè)轉(zhuǎn)換器和接收器都獲得時(shí)鐘發(fā)生器電路產(chǎn)生的器件時(shí)鐘,該發(fā)生器電路負(fù)責(zé)從同一個(gè)源產(chǎn)生所有器件時(shí)鐘。這使得系統(tǒng)設(shè)計(jì)更加靈活,但是需要為給定器件指定幀時(shí)鐘和器件時(shí)鐘之間的關(guān)系。
JESD204——為什么我們要重視它?
就像幾年前LVDS開始取代CMOS成為轉(zhuǎn)換器數(shù)字接口技術(shù)的首選,JESD204有望在未來數(shù)年內(nèi)以類似的方式發(fā)展。雖然CMOS技術(shù)目前還在使用中,但已基本被LVDS所取代。轉(zhuǎn)換器的速度和分辨率以及對(duì)更低功耗的要求最終使得CMOS和LVDS將不再適合轉(zhuǎn)換器。隨著CMOS輸出的數(shù)據(jù)速率提高,瞬態(tài)電流也會(huì)增大,導(dǎo)致更高的功耗。雖然LVDS的電流和功耗依然相對(duì)較為平坦,但接口可支持的最高速度受到了限制。
這是由于驅(qū)動(dòng)器架構(gòu)以及眾多數(shù)據(jù)線路都必須全部與某個(gè)數(shù)據(jù)時(shí)鐘同步所導(dǎo)致的。圖4顯示一個(gè)雙通道14位ADC的CMOS、LVDS和CML輸出的不同功耗要求。
圖4. CMOS、LVDS和CML驅(qū)動(dòng)器功耗比較。
在大約150 MSP至200 MSPS和14位分辨率時(shí),就功耗而言,CML輸出驅(qū)動(dòng)器的效率開始占優(yōu)。CML的優(yōu)點(diǎn)是:因?yàn)閿?shù)據(jù)的串行化,所以對(duì)于給定的分辨率,它需要的輸出對(duì)數(shù)少于LVDS和CMOS驅(qū)動(dòng)器。JESD204B接口規(guī)范所說明的CML驅(qū)動(dòng)器還有一個(gè)額外的優(yōu)勢(shì),因?yàn)楫?dāng)采樣速率提高并提升輸出線路速率時(shí),該規(guī)范要求降低峰峰值電壓水平。
同樣,針對(duì)給定的轉(zhuǎn)換器分辨率和采樣率,所需的引腳數(shù)目也大為減少。表1顯示采用200 MSPS轉(zhuǎn)換器的三種不同接口各自的引腳數(shù)目,轉(zhuǎn)換器具有各種通道數(shù)和位分辨率。在CMOS和LVDS輸出中,假定時(shí)鐘對(duì)于各個(gè)通道數(shù)據(jù)同步,使用CML輸出時(shí),JESD204B數(shù)據(jù)傳輸?shù)淖畲髷?shù)據(jù)速率為4.0 Gbps。從該表中可以發(fā)現(xiàn),使用CML驅(qū)動(dòng)器的JESD204B優(yōu)勢(shì)十分明顯,引腳數(shù)大為減少。
表1. 引腳數(shù)比較——200 MSPS ADC
業(yè)內(nèi)領(lǐng)先的數(shù)據(jù)轉(zhuǎn)換器供應(yīng)商ADI預(yù)見到了推動(dòng)轉(zhuǎn)換器數(shù)字接口向JESD204(由JEDEC定義)發(fā)展的趨勢(shì)。ADI自從初版JESD204規(guī)范發(fā)布之時(shí)起即參與標(biāo)準(zhǔn)的定義。迄今為止,ADI公司已發(fā)布多款輸出兼容JESD204和JESD204A的轉(zhuǎn)換器,目前正在開發(fā)輸出兼容JESD204B的產(chǎn)品。AD9639是一款四通道、12位、170 MSPS/210 MSPS ADC,集成JESD204接口。AD9644和AD9641是14位、80 MSPS/ 155 MSPS、雙通道/單通道ADC,集成JESD204A接口。DAC這方面,最近發(fā)布的AD9128是一款雙通道、16位、1.25 GSPS DAC,集成JESD204A接口。
隨著轉(zhuǎn)換器速度和分辨率的提高,對(duì)于效率更高的數(shù)字接口的需求也隨之增長(zhǎng)。隨著JESD204串行數(shù)據(jù)接口的發(fā)明,業(yè)界開始意識(shí)到了這點(diǎn)。接口規(guī)范依然在不斷發(fā)展中,以提供更優(yōu)秀、更快速的方法將數(shù)據(jù)在轉(zhuǎn)換器和FPGA(或ASIC)之間傳輸。接口經(jīng)過兩個(gè)版本的改進(jìn)和實(shí)施,以適應(yīng)對(duì)更高速度和分辨率轉(zhuǎn)換器不斷增長(zhǎng)的需求。展望轉(zhuǎn)換器數(shù)字接口的發(fā)展趨勢(shì),顯然JESD204有望成為數(shù)字接口至轉(zhuǎn)換器的業(yè)界標(biāo)準(zhǔn)。每個(gè)修訂版都滿足了對(duì)于改進(jìn)其實(shí)施的要求,并允許標(biāo)準(zhǔn)演進(jìn)以適應(yīng)轉(zhuǎn)換器技術(shù)的改變及由此帶來的新需求。隨著系統(tǒng)設(shè)計(jì)越來越復(fù)雜,以及對(duì)轉(zhuǎn)換器性能要求的提高,JESD204標(biāo)準(zhǔn)應(yīng)該可以進(jìn)一步調(diào)整和演進(jìn),滿足新設(shè)計(jì)的需要。
推薦閱讀:
特別推薦
- AMTS 2025展位預(yù)訂正式開啟——體驗(yàn)科技驅(qū)動(dòng)的未來汽車世界,共迎AMTS 20周年!
- 貿(mào)澤電子攜手安森美和Würth Elektronik推出新一代太陽(yáng)能和儲(chǔ)能解決方案
- 功率器件熱設(shè)計(jì)基礎(chǔ)(六)——瞬態(tài)熱測(cè)量
- 貿(mào)澤開售Nordic Semiconductor nRF9151-DK開發(fā)套件
- TDK推出用于可穿戴設(shè)備的薄膜功率電感器
- 日清紡微電子GNSS兩款新的射頻低噪聲放大器 (LNA) 進(jìn)入量產(chǎn)
- 中微半導(dǎo)推出高性價(jià)比觸控 MCU-CMS79FT72xB系列
技術(shù)文章更多>>
- 意法半導(dǎo)體推出首款超低功耗生物傳感器,成為眾多新型應(yīng)用的核心所在
- 是否存在有關(guān) PCB 走線電感的經(jīng)驗(yàn)法則?
- 智能電池傳感器的兩大關(guān)鍵部件: 車規(guī)級(jí)分流器以及匹配的評(píng)估板
- 功率器件熱設(shè)計(jì)基礎(chǔ)(八)——利用瞬態(tài)熱阻計(jì)算二極管浪涌電流
- AHTE 2025展位預(yù)訂正式開啟——促進(jìn)新技術(shù)新理念應(yīng)用,共探多行業(yè)柔性解決方案
技術(shù)白皮書下載更多>>
- 車規(guī)與基于V2X的車輛協(xié)同主動(dòng)避撞技術(shù)展望
- 數(shù)字隔離助力新能源汽車安全隔離的新挑戰(zhàn)
- 汽車模塊拋負(fù)載的解決方案
- 車用連接器的安全創(chuàng)新應(yīng)用
- Melexis Actuators Business Unit
- Position / Current Sensors - Triaxis Hall
熱門搜索
生產(chǎn)測(cè)試
聲表諧振器
聲傳感器
濕度傳感器
石英機(jī)械表
石英石危害
時(shí)間繼電器
時(shí)鐘IC
世強(qiáng)電訊
示波器
視頻IC
視頻監(jiān)控
收發(fā)器
手機(jī)開發(fā)
受話器
數(shù)字家庭
數(shù)字家庭
數(shù)字鎖相環(huán)
雙向可控硅
水泥電阻
絲印設(shè)備
伺服電機(jī)
速度傳感器
鎖相環(huán)
胎壓監(jiān)測(cè)
太陽(yáng)能
太陽(yáng)能電池
泰科源
鉭電容
碳膜電位器