你的位置:首頁(yè) > 電路保護(hù) > 正文

意法半導(dǎo)體布局面板級(jí)封裝,圖爾試點(diǎn)線2026年投產(chǎn)

發(fā)布時(shí)間:2025-10-10 責(zé)任編輯:lina

【導(dǎo)讀】意法半導(dǎo)體近日宣布,其位于法國(guó)圖爾的晶圓廠正式啟動(dòng)新一代面板級(jí)封裝試點(diǎn)產(chǎn)線建設(shè)。作為公司在先進(jìn)封裝技術(shù)領(lǐng)域的重要戰(zhàn)略布局,該產(chǎn)線致力于開(kāi)發(fā)更高集成度的PLP解決方案,計(jì)劃于2026年第三季度投入使用,為后續(xù)規(guī)?;慨a(chǎn)奠定基礎(chǔ)。


· 跨學(xué)科團(tuán)隊(duì)進(jìn)一步開(kāi)發(fā)芯片封裝和測(cè)試制造技術(shù)的創(chuàng)新方法,提高效率和靈活性

· 該項(xiàng)目隸屬于意法半導(dǎo)體異構(gòu)集成戰(zhàn)略計(jì)劃,有益于射頻、模擬、電源和數(shù)字產(chǎn)品技術(shù)開(kāi)發(fā)

· 圖爾 PLP 試點(diǎn)生產(chǎn)線已獲得 6000 萬(wàn)美元投資及當(dāng)?shù)匮邪l(fā)生態(tài)系統(tǒng)協(xié)同支持

 

意法半導(dǎo)體近日宣布,其位于法國(guó)圖爾的晶圓廠正式啟動(dòng)新一代面板級(jí)封裝試點(diǎn)產(chǎn)線建設(shè)。作為公司在先進(jìn)封裝技術(shù)領(lǐng)域的重要戰(zhàn)略布局,該產(chǎn)線致力于開(kāi)發(fā)更高集成度的PLP解決方案,計(jì)劃于2026年第三季度投入使用,為后續(xù)規(guī)模化量產(chǎn)奠定基礎(chǔ)。


PLP(面板級(jí)封裝)是一種先進(jìn)的自動(dòng)化芯片封測(cè)制造技術(shù),該技術(shù)不僅有助于提高制造效率、降低生產(chǎn)成本,還是實(shí)現(xiàn)芯片尺寸進(jìn)一步縮小、提升性能與成本效益的關(guān)鍵路徑。PLP采用更大尺寸的矩形基板替代傳統(tǒng)圓形晶圓作為芯片載體,從而顯著提高單位生產(chǎn)吞吐量,更適合大規(guī)模高效量產(chǎn)。依托馬來(lái)西亞第一代PLP生產(chǎn)線及其全球技術(shù)研發(fā)網(wǎng)絡(luò),意法半導(dǎo)體正持續(xù)開(kāi)發(fā)下一代PLP技術(shù),以鞏固其在該領(lǐng)域的技術(shù)優(yōu)勢(shì),并將PLP的應(yīng)用范圍擴(kuò)展至汽車、工業(yè)及消費(fèi)電子等更廣泛的產(chǎn)品中。

 

意法半導(dǎo)體質(zhì)量、制造和技術(shù)部總裁 Fabio Gualandris 表示:“我們?cè)诜▏?guó)圖爾工廠布局PLP制造能力,旨在推動(dòng)這一創(chuàng)新型芯片封測(cè)技術(shù)的應(yīng)用,提升制造效率與靈活性,以廣泛應(yīng)用于射頻、模擬、電源、微控制器等多個(gè)領(lǐng)域。該項(xiàng)目由來(lái)自生產(chǎn)自動(dòng)化、工藝工程、數(shù)據(jù)科學(xué)、數(shù)據(jù)分析以及技術(shù)產(chǎn)品研發(fā)等多學(xué)科專家團(tuán)隊(duì)共同參與,是意法半導(dǎo)體專注于‘異構(gòu)集成’——一種新興的可擴(kuò)展、高效芯片集成方法——這一更宏大戰(zhàn)略計(jì)劃的重要組成部分。此前,我們?cè)隈R耳他的工廠已充分展示了在歐洲提供高性能芯片封測(cè)服務(wù)的實(shí)力。隨著全球制造布局的持續(xù)優(yōu)化,圖爾工廠的新項(xiàng)目將進(jìn)一步提升我們?cè)诠に?、設(shè)計(jì)與制造方面的創(chuàng)新能力,為歐洲下一代芯片的開(kāi)發(fā)提供有力支持?!?/p>

 

圖爾PLP試點(diǎn)生產(chǎn)線開(kāi)發(fā)項(xiàng)目已獲得來(lái)自公司制造布局重塑計(jì)劃的超過(guò)6000萬(wàn)美元投資。該項(xiàng)目預(yù)計(jì)將聯(lián)合CERTEM研發(fā)中心等當(dāng)?shù)匮邪l(fā)生態(tài)系統(tǒng)共同推進(jìn)。如前所述,該計(jì)劃致力于建設(shè)先進(jìn)的制造基礎(chǔ)設(shè)施,并為法國(guó)和意大利的部分工廠賦予新的戰(zhàn)略使命,助力實(shí)現(xiàn)可持續(xù)的長(zhǎng)遠(yuǎn)發(fā)展。

 

PLP技術(shù)說(shuō)明

 

幾十年來(lái),半導(dǎo)體行業(yè)主要采用晶圓級(jí)封裝(WLP)和倒裝片封裝技術(shù)連接芯片和外部電路。然而,隨著器件尺寸越來(lái)越小,復(fù)雜度越來(lái)越高,這些方法的可擴(kuò)展性和成本效益已接近極限。業(yè)界正在開(kāi)發(fā)不同的先進(jìn)封裝技術(shù),目前市面上存在幾種不同的先進(jìn)技術(shù),PLP面板級(jí)封裝就是其中之一。

 

與在單顆晶圓片上封裝多顆芯片的方法不同,面板級(jí)封裝采用的是一個(gè)更大的矩形基板,可以同時(shí)封裝數(shù)量更多的芯片,從而降低成本成本,提高產(chǎn)量。

 

從2020 年開(kāi)始,意法半導(dǎo)體不僅采用了 PLP-DCI 技術(shù),而且一直處于這項(xiàng)技術(shù)發(fā)展的前沿。研發(fā)團(tuán)隊(duì)著力開(kāi)發(fā)技術(shù)原型,擴(kuò)大應(yīng)用范圍,最終開(kāi)發(fā)出先進(jìn)的 PLP-DCI 工藝,目前,該工藝在一條高度自動(dòng)化的生產(chǎn)線上,使用 700x700 毫米超大基板封裝芯片,日產(chǎn)量超過(guò) 500 萬(wàn)片。

 

意法半導(dǎo)體PLP技術(shù)的核心是直接銅互連(DCI)技術(shù)。該技術(shù)采用銅封裝支柱取代了傳統(tǒng)的芯片間連接線,可實(shí)現(xiàn)更高效的電氣互連。在DCI工藝中,芯片與基板之間通過(guò)導(dǎo)電性能優(yōu)異的銅材料建立連接,相比傳統(tǒng)焊球互連方法,它具有更高的可靠性。DCI結(jié)構(gòu)無(wú)需導(dǎo)線,有助于降低電阻和電感造成的功率損耗,提升散熱能力,同時(shí)支持更小的芯片尺寸。這不僅有利于器件小型化和提高功率密度,也為新產(chǎn)品的開(kāi)發(fā)提供了重要支撐。

 

PLP-DCI 還允許在高級(jí)封裝內(nèi)集成多個(gè)芯片,即系統(tǒng)級(jí)封裝 (SiP)。

 

關(guān)于意法半導(dǎo)體


意法半導(dǎo)體擁有5萬(wàn)名半導(dǎo)體技術(shù)的創(chuàng)造者和創(chuàng)新者,掌握半導(dǎo)體供應(yīng)鏈和先進(jìn)的制造設(shè)備。作為一家半導(dǎo)體垂直整合制造商(IDM),意法半導(dǎo)體與二十多萬(wàn)家客戶、成千上萬(wàn)名合作伙伴一起研發(fā)產(chǎn)品和解決方案,共同構(gòu)建生態(tài)系統(tǒng),幫助他們更好地應(yīng)對(duì)各種挑戰(zhàn)和新機(jī)遇,滿足世界對(duì)可持續(xù)發(fā)展的更高需求。意法半導(dǎo)體的技術(shù)讓人們的出行更智能,讓電源和能源管理更高效,讓云連接的自主化設(shè)備應(yīng)用更廣泛。我們正按計(jì)劃在所有直接和間接排放(包括范圍1和范圍2)、產(chǎn)品運(yùn)輸、商務(wù)旅行以及員工通勤排放(重點(diǎn)關(guān)注的范圍3)方面實(shí)現(xiàn)碳中和,并在2027年底前實(shí)現(xiàn)100%使用可再生電力的目標(biāo)。 


我愛(ài)方案網(wǎng)


推薦閱讀:

無(wú)懼高溫挑戰(zhàn):SiC JFET助力SSCB實(shí)現(xiàn)高可靠性保護(hù)

電聲核心元件:受話器技術(shù)深度剖析與市場(chǎng)格局

從全步到微步:深入理解步進(jìn)電機(jī)的控制方式

聚焦物聯(lián)網(wǎng)前沿,DigiKey 助力 Works With 開(kāi)發(fā)者盛會(huì)

效率升級(jí)!MATLAB 推出可定制化桌面布局

特別推薦
技術(shù)文章更多>>
技術(shù)白皮書下載更多>>
熱門搜索
?

關(guān)閉

?

關(guān)閉